Les Japonais Fujitsu et Toshiba ont démarré les tests de fabrication des wafers (galettes de silicium) à 65 nanomètres dans leurs usines. Pour l'heure, chez Fujitsu, seules les lignes de production seraient en test. La société indique que sa technologie en est toujours au stade de développement dans son centre près de Tokyo. Aucun échantillon ne devrait alors filtrer.
Toshiba, plus en avance, débute l'évaluation de ses premiers spécimens. A terme, ils devraient être utilisés à la production des puces Cell, embarquées notamment dans la génération 3 de la Playstation (fabriquée par Sony Computer Entertainment ). Toshiba prévoit de débuter la production de masse dès mi-2005.
Fujitsu et Toshiba testent les wafers à 65 nanomètres
0
Réaction
Newsletter LMI
Recevez notre newsletter comme plus de 50000 abonnés
Suivre toute l'actualité
Newsletter
Recevez notre newsletter comme plus de 50 000 professionnels de l'IT!
Je m'abonne
Commentaire