A l'occasion de la conférence Hot Chips qui s'est déroulée du 23 au 25 août à l'université de Stanford en Californie, Intel a donné quelques précisions sur les fonctions d'économie d'énergie des prochaines moutures de ses puces Atom. Objectif avoué : proposer rapidement une version suffisamment petite et économe pour s'intégrer dans un smartphone. Il y a quelques semaines, des rumeurs laissaient encore entendre que le fondeur ne s'intéresserait pas à ce marché, dominé par ARM, avant 2011 et la sortie de son Medfield. Finalement, c'est Moorestown, dont la sortie est prévue en 2010, qu'Intel présente désormais comme une puce spécifiquement conçue pour les smartphones et les MID (Media Internet Device). Selon Rajesh Patel, architecte principal du system-on-a-chip (SOC) Lincroft chez Intel, la puce pourrait consommer moitié moins d'énergie en mode actif que ses prédécesseurs et près de 50 fois moins en mode inactif. « Nous nous sommes concentrés sur le mode inactif des smartphones, détaille l'architecte, car c'est l'état dans lequel ces mobiles se trouvent le plus souvent. » La puce sera, par ailleurs, deux fois plus petite que les précédents Atom. Quasiment tous les composants peuvent être désactivés individuellement Moorestown comprend l'Atom au nom de code Lincroft et son chipset au nom de code Langwell. Lincroft est un SOC qui regroupe sur une même puce un accélérateur graphique 2D/3D, un contrôleur mémoire et d'autres composants. Avec ce type de puces, quand le smartphone n'est pas utilisé, le processeur peut être presque complètement désactivé. Le SOC est en effet divisé en plusieurs « îlots » de consommation électrique dans chacun desquels, comme l'explique Rajesh Patel, « quasiment tous les composants peuvent être désactivés individuellement lorsqu'ils ne sont pas utilisés pendant un certain temps. » Seuls les éléments destinés à réveiller le processeur restent actifs. Intel ne donne d'ailleurs aucune information concernant le temps nécessaire à ce retour « à la vie. » Moorestown est aussi capable de réduire sa vitesse d'horloge jusqu'à des seuils prédéfinis en fonction de l'usage du périphérique qu'il anime. Enfin, Moorestown utilise la technologie en 45 nm avec l'isolant « high-K metal gate ». Ce processus permet de réduire la taille de l'Atom par une gravure plus fine mais il réduit aussi la consommation énergétique en empêchant les déperditions électriques dans le processeur.