IBM intègre les processeurs Intel Xeon 7400 et AMD Opteron 8300 45 nm (Shanghai) dans ses serveurs System X. La disponibilité de ces puces pourrait aider IBM à inverser une mauvaise tendance : ses serveurs x64 perdent du terrain face à la concurrence depuis deux trimestres. A compter du début du mois de mars, les System X recevront donc les dernières versions des processeurs pour serveurs d'Intel et d'AMD. Cette disponibilité effective interviendra au moment attendu pour le lancement des processeurs Nehalem pour serveur d'Intel. A entendre le fondeur, cette nouvelle génération devrait chambouler le monde des serveurs. Intel compte sur elle pour distancer définitivement AMD. Elle est créditée d'une capacité de traitement deux fois plus importante que celle des Xeon actuels et d'une bande passante trois à quatre fois plus large grâce à un nouveau FSB (Front Side Bus), QuickPath. En attendant, IBM fait évoluer ses serveurs racks et ses serveurs lames. 96 coeurs en configuration complète Le x3950 M2 (format 4U) va recevoir le Xeon X7460 (hexacoeur à 2,66 GHz, 9 Mo de cache L2 et 16 Mo de L3). Ce serveur est équipé du jeu de composants (chipset) maison X4 qui permet de coupler quatre cartes-mères quadri processeurs. En configuration complète, le x3950 M2 peut donc héberger 96 coeurs. Son petit frère, le quadriprocesseur x3850 M2 (format 4U) va être, lui, mis à jour avec des Xeon E7420 (quadricoeur à 2,13 GHz, 6 Mo de cache L2 et 8 Mo L3). Quant au quadriprocesseur x3755, modèle d'entrée de gamme, il recevra des Opteron Shanghai 83xx à 2,4 et à 2,7 GHz. Parmi ses serveurs lames (BladeCenter), IBM ne fait évoluer que ceux animés par des processeurs AMD. Il a retenu les Shanghai Opteron de dernière génération HE. Cadencés en 2,2 GHz ou en 2,3 GHz, ils viennent s'enficher dans les lames biprocesseurs LS22 et dans les quadriprocesseurs LS42. IBM profite de ces mises à jour de processeurs sur ses serveurs lames pour proposer des barrettes mémoires DDR2 8 Go. Cette densité permet de doubler la capacité mémoire des BladeCenter.