Dans la foulée de Terascale. A l'occasion de sa conférence développeur (IDF, Intel Developer Forum), Intel a confirmé qu'il développe actuellement un prototype de processeur multi-coeurs compatible avec les instructions X86. Baptisée Larabee, la prochaine génération de puce reposera sur le principe de l'architecture parallèle - une technologie que le constructeur qualifie de "critique"- et sera capable d'effectuer mille milliards d'opérations à la seconde. En février 2007, Intel a fait la démonstration de sa puce Terascale (Polaris), douée d'une puissance de calcul de 2 teraflops, délivrée par 80 coeurs. Terascale ne repose pas sur le jeu d'instructions X86, architecture de base des puces de la marque, mais sur l'architecture VLIW (Very Long Instruction Word), "plus simple à utiliser". Selon le groupe, Terascale reste ainsi non commercialisable. A l'inverse, Intel destine Larabee aux marchés des applications de calculs de haute performance, notamment dans le secteur de la recherche ou de la finance. Le constructeur prévoit d'en faire la démonstration en 2008.