IBM et l'université du Texas présenteront la semaine prochaine leur prototype Trips (Tera-op reliabilty intelligently adaptative processing system), une nouvelle architecture de processeur capable de condenser la puissance de calcul d'un superordinateur sur une seule puce. Trips utilise une nouvelle architecture Edge (Explicit data graph execution) qui, à la différence des architectures classiques, n'exécute pas une instruction à la fois, mais traite au contraire de grandes quantités d'informations d'un seul coup. Selon Stephen Kechler, l'un des professeurs en charge de ce projet, « la technologique Edge propose une approche alternative quand la course aux processeurs multicoeurs s'essoufflera. » Le processeur Trips contient deux coeurs actifs, capables, chacun, d'exécuter 16 instructions par cycle, tout en assurant le suivi de 1024 instructions en même temps.